1. 程式人生 > >什麽時候需要進行信號完整性分析?(於博士信號完整性)

什麽時候需要進行信號完整性分析?(於博士信號完整性)

情況 加班 簡單 新的 註意 需要 現象 工程 如何

什麽時候需要進行信號完整性分析?這個問題可能很多人都有疑問。

回答這個問題其實很簡單,只需要觀察幾個現象:您在做PCB的時候是否有調不通的情況?是不是需要反復試驗很多電阻電容的值才能勉強讓PCB跑起來?是不是總是會出現莫名其妙的問題影響電路工作?是不是需要多次打板才能搞好?

如果有這些現象,那麽您需要考慮是不是信號完整性出了問題。什麽時候需要考慮信號完整性問題,和電路的速率沒有多大關系,很多人有這樣的認識誤區,認為只有高速電路才需要考慮信號完整性問題,低速電路不用管。還有相當一部分人認為,信號完整性是一種虛無縹緲的東西,沒幾個人用得到。這一類認識誤區太多太多。

信號完整性其實不是什麽新的東西,而是設計PCB這種工作固有的。只不過多年前數字電路剛興起的時候,由於芯片加工工藝的原因,信號邊沿速率很慢,盡管也有信號完整性問題,但是沒有明顯表現出來而已,但無論如何這個問題是一直都存在的。而當前,由於芯片加工工藝的發展,信號邊沿速率越來越快,信號完整性問題越來越明顯的表現出來。信號速率高了,這種反應更劇烈而已,速率低可能不明顯,但在有些情況下也會出事。如果不懂信號完整性,設計的時候就不註意,一旦出事,就會陷入加班、調試、重復打板、調試的怪圈中。

有些人固守老的經驗,不屑於或不願接觸這類新的問題。最常見的一種表現就是,經常會聽到這樣的話,我們從來不考慮這些問題,不一樣做出來了。是的,也許對於特定的設計,現在可以憑老的經驗做出來,但會一直這樣嗎?產品不升級換代麽?為什麽有些產品原來好好的,但某款芯片退出市場了,換了一個功能可兼容的芯片,電路板跑不起來了?

所以,信號完整性問題,不是什麽時候考慮的問題,而是考慮到什麽程度的問題。

信號完整性不是單獨的、額外的、高大上的東西,而是只要做PCB就會涉及的,唯一區別是用到多少,需要懂多少的問題。

以前遇到的一個資深工程師的話很耐人尋味:經驗很有用,但是經驗也害死人啊!

是固守老黃歷,還是勇於面對新事物,跟上時代的步伐,全在個人的選擇。

本站文章歡迎轉載,轉載請註明出處:於博士信號完整性 www.sig007.com

最近一直在關註於博士的相關信息。感覺定義還不錯。轉載發布給大家看一下。

喜歡於博士的話可以關註於博士信號完整性微信公眾號 zdcx007

什麽時候需要進行信號完整性分析?(於博士信號完整性)